### **Universidade Federal de Minas Gerais**

Documentação do Trabalho Prático - Introdução aos Sistemas Lógicos Wesley Marques Daniel Chaves

### Introdução

O trabalho prático foi dividido em duas partes, uma com a implementação de um flip-flop tipo D e outra com o problema de cifrar e decifrar uma mensagem utilizando one-time pad. Ambas as partes foram feitas exclusivamente na linguagem de descrição de hardware, Verilog.

Em todas as imagens apresentadas no relatório, os comentários descritivos foram retirados para diminuir a quantidade de informações, porém, os códigos enviados estão devidamente comentados.

### Flip-Flop

A implementação foi feita com base em um resettable e settable flip-flop, pois além de possuir os inputs e outputs comuns de um flip-flop tipo D, possuem inputs para tornar o output do flip-flop 1 (set) ou 0 (reset).

```
1 module d_flip_flop (
     input d,
2
     input clk,
3
    input reset,
4
5
    input set,
     output q1,
6
     output q2
7
8);
9
     reg reg_q1;
10
11
     always @(posedge clk or posedge reset or posedge set) begin
12
       if (reset) begin
13
         reg_q1 <= 1'b0;
14
       end else if (set) begin
15
         reg_q1 \leftarrow 1'b1;
16
       end else begin
17
         reg_q1 \ll d;
18
       end
19
     end
20
21
     assign q1 = reg_q1;
22
23
     assign q2 = \simreg_q1;
24
25 endmodule
```

Como pode-se ver na imagem acima, a modelagem foi feita tendo como base a borda ascendente do clock (clk), ocorrendo a transferência do bit armazenado no input data (d) apenas quando o clock alterar o seu valor de 0 para 1. Além disso, cabe observar que o flip-flop construído é assíncrono com relação aos inputs set e reset, pois a alteração de seu output ocorre no mesmo instante que um desses inputs se alteram de 0 para 1, independente do clock.

O testbench do módulo foi feito para se testar as variações dos inputs. Temos no total três casos de testes, um com tanto reset quanto set iguais a zero, outro com set igual a 1 e reset igual a zero, e outro com set igual a zero e reset igual a 1. Desse modo, é possível observar com o diagrama de tempo disponibilizado o comportamento do módulo, e verificar que o módulo se comporta como um flip flop tipo D.

#### One-Time Pad (OTP)

O problema de cifragem e decifragem de uma mensagem foi resolvido criando um módulo na qual encapsula todas as operações necessárias para sua realização, isto é, a geração de uma chave pseudo-aleatória, a cifragem e a decifragem da mensagem.

O módulo possui, além dos inputs para receber a mensagem a ser cifrada e o clock, um input de sinal, que diz se o módulo irá realizar a cifragem (sinal = 1) ou se irá realizar a decifragem (sinal = 0) na borda ascendente do clock. Um ponto importante: a decifragem é sempre com base na mensagem imediatamente anterior, ou seja, se o módulo realizou a cifragem da mensagem **A** e logo depois realizou a cifragem da mensagem **B**, o módulo irá realizar a decifragem para obter novamente a mensagem **B**, caso o input de sinal seja configurado como zero neste momento.

A lógica utilizada para realizar a cifragem e a decifragem foi feita considerando a mensagem como streams de bits, ou seja, a operação XOR entre a mensagem e a chave é realizada bit a bit. Para sua implementação, foi utilizado um for loop no qual a cada laço, o bit mais significativo da sequência é computado com o bit correspondente da chave, e em seguida, o resultado é concatenado à direita com uma variável que armazena os resultados já computados dos bits mais significativos anteriores, armazenando toda a mensagem cifrada após todos os bits forem computados. Veja o seguinte exemplo:

mensagem: 10101000

chave: 1100

 realização bit a bit da operação XOR entre o primeiro bit mais significativo da mensagem e da chave, repetindo a operação até ao quarto bit, tendo o seguinte resultado:

## (1010) XOR (1100)

2) o quinto bit da mensagem irá ser operado com o primeiro bit mais significativo da chave, o sexto com o segundo bit, etc; finalizando a cifragem após todos os bits da mensagem serem computados, gerando um outro bloco de bits:

### (1000) XOR (1100)

Veja que obteríamos o mesmo resultado se tivéssemos duplicado a chave, obtendo uma chave de 8 bits e realizando a operação:

### (10101000 XOR 11001100)

Além disso, note que o algoritmo se comporta de maneira correta quando a quantidade de bits da mensagem é maior que a quantidade de bits da chave, porém, não é um múltiplo da mesma. Por exemplo, se a mensagem possui 9 bits, teremos que duplicar a chave duas vezes e realizar a última operação entre o último bit da mensagem e o bit mais significativo da chave. Como as operações são realizadas bit a bit, a interrupção do algoritmo em tal ponto não tem nenhum efeito

negativo, diferentemente de outras implementações que utilizam blocos fixos, tendo que realizar operações adicionais para lidar com tais casos.

```
1 module reg_otp #(parameter DATA_WIDTH = 8)(
     input clk,
 2
     input sinal,
3
     input [DATA_WIDTH-1:0] mensagem,
4
     output [DATA_WIDTH-1:0] cifragem,
 5
     output [DATA_WIDTH-1:0] decifragem,
 6
     output [7:0] chave
 7
     );
 8
9
     reg [DATA_WIDTH-1:0] reg_cifragem;
10
     reg [DATA_WIDTH-1:0] reg_decifragem;
11
     reg [DATA_WIDTH-1:0] temp;
12
     reg [7:0] reg_chave;
13
     reg reg_bit;
14
     integer i;
15
     integer j;
16
17
     always @(posedge clk) begin
18
       j = 7;
19
       if(sinal) begin
20
           reg_chave = $random;
21
         for (i = DATA\_WIDTH; i > 0; i = i - 1) begin
22
            reg_bit = mensagem[i-1 -: 1];
23
            temp[i-1 -: 1] = reg_bit \land reg_chave[j];
24
            reg_cifragem = {reg_cifragem, temp};
25
26
            j = j - 1;
27
            if (j < 0) begin
28
               j = 7;
29
            end
30
          end
31
       end else begin
32
         for (i = DATA\_WIDTH; i > 0; i = i - 1) begin
33
            reg_bit = reg_cifragem[i-1 -: 1];
34
            temp[i-1 -: 1] = reg_bit ^ reg_chave[j];
35
            reg_decifragem = {reg_decifragem, temp};
36
37
            j = j - 1;
38
            if (j < 0) begin
39
               j = 7;
40
            end
41
         end
42
43
       end
```

```
44 end
45
46 assign cifragem = reg_cifragem;
47 assign decifragem = reg_decifragem;
48 assign chave = reg_chave;
49 endmodule
```

Como já discutido, quando o sinal recebe o valor 1, ao ocorrer a borda ascendente do clock é gerado uma chave pseudo-aleatória e as operações bit a bit são realizadas. Para o controle do bit correspondente da chave, foi utilizado uma variável adicional **j** que diminui seu valor de 7 a 0. Ou seja, os bits da chave são selecionados periodicamente a cada intervalo de 8 bits da mensagem original.

Caso o sinal receba o valor 0, é executado o bloco dentro da instrução *else*, que possui a mesma lógica anterior, porém, ao invés de operar sobre a mensagem original, opera sobre reg\_cifragem, que é um registrador contendo a mensagem cifrada.

Por fim, note que a cada operação de cifragem, o módulo gera outra chave, e a mensagem armazenada em reg\_cifragem passa a ser a cifragem da nova mensagem, desse modo, a decifragem é sempre com base na mensagem imediatamente anterior, pois os valores das mensagens anteriores já foram perdidos, como também a chave necessária para sua decifragem.

O testbench do módulo possui quatro mensagens de 64 bits que devem ser cifradas e decifradas, porém, caso seja necessário alterar a quantidade de bits, basta alterar o parâmetro **DATA\_WIDTH** no início do testbench para a quantidade desejada e alterar a quantidade de bits das mensagens em cada teste. Cada caso de teste é apresentado da seguinte forma no terminal da plataforma:

NOVO TESTE

Chave OTP: 01100011

RESULTADOS

Desse modo, é possível ver a mensagem original, a chave OTP utilizada e os resultados.

**OBS:** A chave OTP está sendo retornada como output apenas para fins de correção, porém, numa implementação sem esse fim, a chave iria se perder logo após sua utilização.

# Execução

Para a execução do código junto com o testbench, utilize a plataforma online EDA Playground e faça o upload em seus respectivos locais dos arquivos design.sv e testbench.sv disponibilizados no arquivo .zip entregue. Cabe as seguintes configurações na plataforma:

Testbench + Design: SystemVerilog/Verilog

Tools & Simulators: Free Simulators - Icarus Verilog 0.9.7 ou 0.9.6